一、平台简介
l 随着EDA技术的不断发展和大规模的可编程器件的不断涌现,在单芯片上集成嵌入式CPU、DSP、存储器和其它控制功能的片上系统(SOC)正处于高速发展中。该实验开发系统采用Altera公司的Cyclone系列FPGA,利用最新的现代化设计软件QuartusII、SOPC Builter、DSP Builter等进行设计,完成EDA、SOPC(Nios CPU)和现代DSP三方面的实验内容。实验内容安排合理、丰富,是一款功能强大、实用性强的综合实验箱。
l 本实验开发系统适用于电子、通信、计算机、自动化等专业的高年级本科生及研究生,可用于实验教学、毕业设计、电子设计竞赛等,也可以用于高校教师科研开发,是高校SOPC实验室、EDA实验室、嵌入式系统实验室建设的理想选择。
二、产品特点
l 核心芯片容量大:采用Altera公司飓风(Cyclone)系列超大容量FPGA,含有12000个逻辑单元、2个锁相环、173个用户I/O。
l 硬件资源丰富:实验开发系统上配有片上系统常用的外围器件,比如SRAM、FLASH、JTAG调试接口、串口、LCD、LED、数码管。
l 综合性强:单片机+高速AD、DA模块能完成MCU和FPGA相结合的系统级实验、现代数字信号处理实验、PC+单片机+FPGA的通信实验等。
l 模块化设计:开放式模块化结构设计,能任意改变核心芯片及扩展功能,给客户充分的自由发挥度,核心板能单独成为一个小系统开发板,可充分满足电子设计大赛培训及工程设计的要求。
l 人性化设计:开机界面友好,打开实验箱电源后,自动加载Nios内核,并通过Nios控制液晶屏显示“湖北众友科技SOPC实验仪”字样,激发学生对Nios CPU的学习兴趣。
l 贴片工艺:实验箱大部分元器件采用贴片封装,产品性能稳定、可靠,外观小巧别致。
三、实验内容
l QuartusII 相关实验
(1)QuartusII基本应用实验
(2)QuartusII的优化实验
(3)Flash配置器件设置与编程实验
(4)基于QuartusII的LPM模块使用实验
(5)正弦信号发生器实验
(6)SignalTapII应用实验
(7)Chip Editor应用实验
(8)逻辑锁定技术(LogicLock)的应用
(9)PS2键盘接口逻辑设计
(10)VGA显示器控制器设计
(11)RS232通信方式控制电子琴
l Nios相关实验
(1)Nios嵌入式处理器软、硬件设计与实现实验
(2)Nios与LED的接口设计
(3)Nios与AD/DA的接口设计
(4)Nios与LCD的接口设计
(5)Nios处理器中定时器与中断
(6)Nios处理器中Avalon总线与DMA传输
(7)Nios处理器与EPCSx的接口设计
(8)Nios处理器与Flash的接口设计
(9)Nios处理器用户自定义指令的设计
(10)Nios处理器用户自定义指令的高级设计
(11)基于Nios的信号发生器的设计
l 基于Simulink建模的手动设计流程实验
(1)正弦信号发生器设计实验
(2)DDS直接数字综合器设计实验
(3)数字移相信号发生器的设计
(4)FSK调制器设计
(5)调幅模型(ASK)的设计
(6)m序列发生器的设计
(7)FIR滤波器的设计 |