适配板型号 |
|
板上目标芯片型号 |
逻辑宏单元数 |
说 明 |
PLD典型门数 |
|
GWL1032 |
|
Lattice: isp1032E |
128 :1.0倍 |
以宏单元衡量器件的逻辑容量更合理。若以128宏单元为1作基准,10K10为4.5倍;..如此等等。 |
6000 |
|
GWL3256 |
|
Lattice: isp3256 |
390 :3.0倍 |
12000 |
|
GWA7128 |
|
Altera : EPM7128S |
128 :1.0倍 |
6000 |
|
GWX108 |
|
Xilinx : XC95108 |
108 :0.8倍 |
5000 |
|
GWA3032 |
|
Altera: EPM3032 |
|
32个LCs |
|
|
表2 FPGA |
|
适配板型号 |
|
板上目标芯片型号 |
IO/内核电压 |
说 明 |
|
GWA10K1 |
|
Altera EPF10K10 |
5V/5V |
由于10K10逻辑规模小、电源结构落后,封装结构大、功耗大等缺点,工程上已被淘汰! |
|
GWA10K2 |
|
Altera EPF10K20 |
5V/5V |
|
GWAK30 |
|
Altera EP1K30 |
3.3V/2.5V |
规模是10K10的3倍, * |
|
GWAK100 |
|
Altera EP1K100 |
3.3V/2.5V |
规模是10K10的10倍, * |
|
GWA1C6A |
|
Cyclone FPGA
Altera EP1C6 |
32万门。速度300MHz,双嵌入式锁相环,20MHz有源时钟,配置芯片EPCS1,编程次数是10万次,附赠8052单片机全兼容IP核,USB接口;PS/2键盘、PS/2鼠标接口;全彩色VGA控制模块与接口一个,512KB SRAM之VGA显示缓存;以太网口;EPM3032A CPLD;RS232串口;SD卡接口,可接1-2GB Flash;20MHz时钟源(可倍频到300MHz);语音采样口;立体声输出口;MIC模拟输入口;高速时钟口一个; |
|
GWA1C3 |
|
Cyclone EP1C3 |
3.3/1.5V |
15万门,单嵌入式锁相环,其它同上 |
|
GWA2C8 |
|
CycloneII EP2C8 |
3.3/1.2V |
48万门。附赠8052单片机全兼容IP核,其他同GWA1C6 |
|
GWA2C5 |
|
CycloneII EP2C5 |
3.3/1.2V |
,
20万门,其它同GWA1C3 |
|
GWXS400 |
|
Xilinx SPARTUN3 |
3.3/2.5/1.2V |
40万门。双嵌入式锁相环。 |
|
GWXS200 |
|
Xilinx SPARTUN3 |
3.3/2.5/1.2V |
20万门。双嵌入式锁相环。 |
|
GWA2C35 |
|
Altera EP2C35 |
Altera EP2C35 |
200万门,10层板,含SOPC的所有必要芯片和接口 |
|
GWA1C12 |
|
EP1C12F243 |
10层板,含SOPC的所有必要芯片和接口 |
|
GWX10 |
|
Xilinx:XCS10 |
5V/5V |
466LCs,3.7倍,比FLEX10K10小 |
|
GW-ADDA |
|
含双路10位超高速DAC,转换速率200MHz,双路电流/电压转换运放,3分贝带宽260MHz;一路超高速ADC,转换速率50MHz。可完成数字通信中各类模块、DSP模块、部分电子设计竞赛模块(如移相信号发生器、存储示波器)等设计实验; |
|
GW-ARM |
|
ARM7实验开发板,配置详件GW-SOPC+系统,用于GW48系列实验系统插板 |
|
拓创强力推荐代表最新EDA技术的GWA1C6A/ GWA2C8适配板:EDA技术教学实验、电子设计自主创新开发等。超高速A/D、D/A, |
|
表3 GW48系列EDA系统配套模拟EDA实验/开发适配板 |
|
适配板型号 |
|
功 能 说 明 |
GWPAC80 |
|
含IEEE1149 JTAG在系统可编程功能、A/B域双配置仪器放大器单元、偏移电压自动校正功能、可编程增益功能、连续时域5阶低通滤波器设计原型。此器件使用户可在极短的时间内完成8000余种各类典型的精密滤波器(Butterworth、Chebyshev、Elliptical、Gaussian、Bessel、Legendre等)的设计和硬件实现。 传统方法的精密滤波器设计十分费时费力低效,且很难随时改变已完成电路的类型和参数。在实际的项目开发或科研中(如DSP的A/D采样滤波电路设计),高性能的滤波器设计十分棘手,然而利用ispPAC80,可以在不到1分钟内迅速完成全部设计!并且可使设计计算结果、幅频/相频仿真波形和实测结果,三者精确吻合!这种电子设计的理念以及理论与实际高度吻合的技术,是诸如EWB、PSPICE、Multisim、Matlab(非FPGA设计)等电子设计工具所无法企及的! |
GWPAC10 |
|
含JTAG可编程功能、4可编程PAC模块、PAC由2个仪器放大器和1个输出放大器组成,配以可编程反馈电阻、电容及增益模块、构成严格的差分输入/输出单元,具有极高的输入阻抗和共模抑制比。用户可利用EDA软件对其完成多种复杂的模拟电路设计、功能测试和硬件实现。实验者可将设计计算结果、模拟仿真结果和硬件测试结果进行比较。可完成诸如四路加/减法器、信号放大/衰减器、各类滤波器、电桥平衡测试仪、1.5、2.5、3V参考电压输出、压控振荡器、电压监控器、温度监控器等功能电路。 |
GWPAC20 |
|
Isp编程功能、2个可编程仪器放大器单元、2个比较器和1个D/A。可完成模/数混合设计,其它功能与以上GWPAC10适配板相同。 |
GWPAC30 |
|
基本功能同上、有两种配置模式:E平方存储模式和SRAM模式,可利用单片机实时配置,含4个输入仪器放大器、2个8位DAC |
GWPSM |
|
FPGA掉电保护板,可用于电子设计竞赛FPGA开发。可对1万门至100万门FPGA进行高速配置和掉电保护。 |