多功能EDA实验室、(电子设计)创新实验室,或开放实验室建设推荐
配置、功能与特点(包含EDA系统所有功能):
(1)含Multi-task Reconfiguration电路结构(多功能重配置结构)。该电路结构能仅通过一个键,完成纯电子切换(有的产品只能通过许多机械开关手动切换)的方式选择十余种不同的实验系统硬件电路连接结构,大大提高了实验系统的连线灵活性,但又不影响系统的工作速度(手工插线方式虽然灵活,但会影响系统速度和电磁兼容性能,不适合高速FPGA/SOPC等电子系统实验设计)。
注,本公司设备采用的Multi-task Reconfiguration技术已被广泛应用,如虚拟仪器、通用编程器等。使系统的灵活性和高速特性两方面都得到了充分的满足,越来越得到广大用户的认可和欢迎。
(2)能对不同公司的FPGA/CPLD都可进行实验开发(此亦为本公司产品特有的功能),如Altera、Xilinx等;
(3)FPGA/CPLD万能接插口;智能译码模块 ;
(4)1Hz—50MHz标准时钟源; 数字频率计;
(5)含VGA、UART、PS/2、FPGA/单片机等接口;
(6)ADC和DAC;311构成的A/D;
(7)±12、5、3.3、2.5、1.2V混合电压源;
(8)良好电磁兼容性的SX8200-J高速高密主板;
(9)用于信号发生器实验的有源滤波;
(10)除所有常规数字系统设计及验证性实验外,还包括许多设计与创新型实验项目,如VGA口、PS/2、硬件RS232、FPGA对PC机通信、FPGA/CPLD开发、电子设计竞赛培训与开发等40余种典型EDA实验项目,具体类型可参考《EDA技术实用教程》和随机附带的实验讲义。
(11)可以配不同规模的适配板,FPGA、CPLD、或模拟EDA(ispPAC)
(12)配套教材:《EDA技术实用教程》第3版 科学出版社出版,有教材配套的教学课件。
该书所有示例和实验以QuartusII为EDA软件平台,以Cyclone/CycloneII FPGA为硬件平台。
在EDA增加部分:
(1)含USB-Blaster JTAG编程下载器,和ByteblasterMV编程下载器,能对不同公司的FPGA/CPLD实验开发;
(2)实验系统含对单片机的isp编程下载功能模块和接口;
(3)可轻易向SOPC实验系统升级设置;
(4)则附赠商业级MCS-51单片机全兼容IP核和商业级8088/8086 CPU核,可完成全兼容片上系统SOC设计。
(5)含8个可重配置实验按键(或开关),以适应不同实验目的:12电平开关和4X4键盘;3个其他用途键。
(6)7寸800X480数字TFT彩色液晶屏,加4行X20字字符液晶显示器;32 I/O控制发光管、9数码管。
(7)基于MCS-51单片机IP核的SOC系统,以4X4 16键控制液晶显示2则电子设计竞赛示例(学生可自主设计):
1、等精度频率计,功能:测频率、脉宽、占空比,测频范围:0.1Hz~250MHz(测频精度:1/100000);
2、移相信号发生器:(频率范围:20Hz~15MHz,最小频率步近1Hz,相位步近0.35度)。
(8)数字温度测控模块;
(9)过载保护开关电源;
(10)CPLD高速I/O口;
(11)步进电机,能进行步进细分控制实验(该项实验与设计为机电、自动化专业与电子设计竞赛培训必作项目);
(12)直流电机,含闭环转速控制系统,光电脉冲计数,提供光电脉冲硬件消抖动设计;
(13)高性能单片机:AT89S8253,兼容MCS-51单片机,isp单片机,12KB isp可编程Flash ROM,2KB ispEEPROM,10万次烧写周期;2.7-5.5V工作电压;0-24MHz工作时钟;可编程看门狗;增强型SPI串口,9个中断源等。
(14)FPGA/CPLD万能接插口,可接插来自不同FPGA器件公司(如Altera、Xilinx、Lattice)等)的不同封装、不同工作/内核电压、不同逻辑规模、引脚数、不同规格的FPGA器件适配板,接口标准化,因而十分有利于二次开发和宽范围科研开发的电子设计培训,此接插口为本公司特有,多年来受到广大用户的欢迎。
(15)增加ispPAC80模拟EDA实验模块,可以利用系统上配置成的DDS函数信号发生器对它实验。;
(16)FPGA与PC机并口通信实验模块;ADC、DAC实验模块;
(17)PS2键盘、鼠标两接口和VGA接口(含大量应用和实验示例);USB、UART接口;
(18)FPGA/CPLD与单片机联合实验开发功能块,特别适合于复杂电子设计及适用于创新型、项目开发和电子设计竞赛培训;
(19)模块化设计。本实验系统的另一特色是符合电子实验系统国际流行趋势,各功能模块基本上都能形成独立模块,十分方便二次开发和电子系统设计培训;如SOPC系统模块、超高速ADC/DAC模块、USB模块、单片机模块、普通ADC和DAC模块、液晶显示模块、各类存储器模块等;
(20) 本实验系统的配套教材是《EDA技术实用教程》第3版;平台是QuartusII;配套硬件平台是Cyclone,CycloneII系列FPGA。含《EDA技术实用教程》一书配套的ppt教学课件,及与实验讲义配套的ppt实验指导课件。
(21) 增加拓创全数字DDS函数发生器
在EDA型实验系统基础上增加了许多典型EDA创新实验,如:
VGA文字/图象控制器、 PS/2键盘和鼠标控制、 频谱分析仪、 存储示波器、 逻辑分析仪、计算机组成模块和CPU设计等项目,数字移相信号发生器、逻辑分析仪,DDS信号发生器 (用MATLAB和DSP Builder设计)等40余种典型EDA实验项目,具体实验项目类型可参考《EDA技术实用教程》和随机附带的实验讲义。对此,同类EDA产品绝难做到!请用户注意当场演示比较鉴别。
注,如果用户希望从目前基于MaxplusII的教材向基于QuartusII的教材升级转换,拓创真诚推荐用户使用QuartusII和GWA1C6或GWA2C8板,它提供给用户全新而更先进的EDA技术,仅须另购适配板(附表2)。配套教材是科学出版社的《EDA技术实用教程》,或清华大学出版社的《EDA技术与VHDL》。
EDA5A适配板:
1)、CycloneII FPGA FPGA为200万门的EP2C35F484,4个PLL嵌入式锁相环,可倍频至400MHz,484脚BGA封装,10层PCB标准DIMM200插板;
2)、USB接口;
3)、用于FPGA掉电保护配置器件16M配置Flash,10万次重复编程次数,且可兼作软核嵌入式系统数据存储器;
4)、32MB SDRAM、1MB SRAM、8MB Flash;
5)、全彩色VGA控制模块与接口一个,8色VGA口一个;
6)、512KB SRAM之VGA显示缓存;
7)、以太网口;
8)、EPM3032A CPLD;
9)、1个RS232串口;
10)、PS/2键盘、PS/2鼠标接口;
11)、SD卡接口,可接1-2GB Flash;
12)、20MHz时钟源(可倍频到300MHz)1个,0.5Hz-50MHz多输出口的标准时钟源;
13)、语音采样口;
14)、立体声输出口;
15)、MIC模拟输入口;
16)、高速时钟口一个;
17)、180MHz转换时钟率双路高速10位DAC、50MHz单通道高速8位ADC、300MHz运放;
|