配置、功能与特点:
(1)含Multi-task Reconfiguration电路结构(多功能重配置结构)。该电路结构能仅通过一个键,完成纯电子切换(有的产品只能通过许多机械开关手动切换)的方式选择十余种不同的实验系统硬件电路连接结构,大大提高了实验系统的连线灵活性,但又不影响系统的工作速度(手工插线方式虽然灵活,但会影响系统速度和电磁兼容性能,不适合高速FPGA/SOPC等电子系统实验设计)。
注,本公司设备采用的Multi-task Reconfiguration技术已被广泛应用,如虚拟仪器、通用编程器等。使系统的灵活性和高速特性两方面都得到了充分的满足,越来越得到广大用户的认可和欢迎。
(2)能对不同公司的FPGA/CPLD都可进行实验开发(此亦为本公司产品特有的功能),如Altera、Xilinx等;
(3)FPGA/CPLD万能接插口;智能译码模块 ;
(4)1Hz—50MHz标准时钟源; 数字频率计;
(5)含VGA、UART、PS/2、FPGA/单片机等接口;
(6)ADC和DAC;311构成的A/D;
(7)±12、5、3.3、2.5、1.2V混合电压源;
(8)良好电磁兼容性的SX8200-J高速高密主板;
(9)用于信号发生器实验的有源滤波;
(10)除所有常规数字系统设计及验证性实验外,还包括许多设计与创新型实验项目,如VGA口、PS/2、硬件RS232、FPGA对PC机通信、FPGA/CPLD开发、电子设计竞赛培训与开发等40余种典型EDA实验项目,具体类型可参考《EDA技术实用教程》和随机附带的实验讲义。
(11)可以配不同规模的适配板,FPGA、CPLD、或模拟EDA(ispPAC)
(12)配套教材:《EDA技术实用教程》第3版 科学出版社出版,有教材配套的教学课件。
该书所有示例和实验以QuartusII为EDA软件平台,以Cyclone/CycloneII FPGA为硬件平台。
加 适配板EDAC3
EDAC3含Cycline FPGA EP1C3T144,15万门,EPCS1 FPGA配置Flash,10万次编程周期,单锁相环PLL。
|