这是拓创公司唯一的一款实验资源全开放型的系统,直观而灵活。主要以连线接插方式(与传统的连线方式有所不同)完成系统设计。FPGA使用CycloneII EP2C8Q208,实验以FPGA为核心,加8051/51核与8088/8086核等;外围单片机只作为FPGA的辅助接口器件。所有实验和示例都以FPGA为核心的EDA设计示例。
在原配置的基础上增加:1)超高速ADC/DAC板从而可象GW48_PK2A一些实验开发;2)ispPAC适配板3、PAC-JTAG2编程器;4、EDA设计软件DSP Builder、PAC-Designer、FIR、NOC等IP核;
(1)EDAM5系统特色与优势:
1、此系统所提供的基于MENTO公司的商业级MCS-51单片机IP核、8088/8086 CPU IP核,以及NOC核等在大规模FPGA硬件平台上完成EDA/SOC系统构建实验;FPGA中的单片机/CPU核与外部接口设备联合自主创新实验等。
2、系统放弃了现代电子设计技术中已淘汰的接口器件实验(如8255、8155、8279、8253等),保留或并增加现代电子系统常用的开发目标,如USB、SPI、PS2接口、不同类型的液晶/VGA显示控制等。
3、系统采用开放式接插线方法。但为了灵活性,且能面向自主设计与现代工程设计,采用了3种接插线方式:1、主板带插孔的传统接插线方式;2;主板带插针的高速线方式;3、排线座与排线方式。
4、配套的单片机IP核系统主要在FPGA中构建。此FPGA由含30万门的CycloneII新型大规模FPGA EP2C8Q208构成,它包含8256个逻辑宏单元、8745个触发器、16万个可编辑RAM/ROM存储单元、2个可随意编辑倍频/分频的嵌入式锁相环、36个9bitX9bit可编辑的硬件乘法器。具体使用和实验方法可参考《EDA技术实用教程》。
(2)EDAM5系统含有的有特色的实验辅助工具或实验目标:
1、DDS函数信号发生器。除部分指标,其余功能可参考以上“二、康芯DDS函数信号发生器”一节。此函数信号发生器可以由实验系统上的实验资源:单片机、FPGA、液晶、键盘、双路DAC等联合构成;既可作为一应用设备、也可成为一个综合实验项目。
2、嵌入式逻辑分析仪。可利用嵌入式逻辑分析仪SignalTapII对实验模块进行实时测试。
3、普通AT89S51加AT89S8253:兼容MCS-51单片机,isp单片机,12KB isp可编程Flash ROM,2KB ispEEPROM,10万次烧写周期;低工作电压;0-24MHz工作时钟;可编程看门狗;增强型SPI串口,9个中断源等。
4、USB-Blaster编程器一个、ByteBlasterMV编程器一个。5功能智能逻辑笔。
(3)EDAM5其它实验模块配置情况:
1、与单片机AT89S8253相关的各类软硬件实验,通信实验、控制实验和测量实验等等。
2、单片机与FPGA联合实验开发类。以普通单片机FPGA为核心,的联合实验开发。有很强的实用性,应用广泛。
3、FPGA中单片机IP核实验开发类。基于FPGA平台的8051/52单片机IP核应用系统构建开发实验、8088/8086 CPU核SOC系统构建软硬件联合实验开发、单片机核与外围各类接口设备实验开发等。
4、直流电机控制、步进电机控制、光电隔离控制、继电器隔离控制、传统或单片机核RS232通信、蜂鸣器控制等。
5、并进/串出、串进/并出单片机控制、ADC/双路DAC控制等、直8脉冲键、4X4阵列键、16电平开关、电位器。
6、七段数码显示、8发光管、6数码管串行静态显示、4数码管动态扫描显示、6数码管BCD/HEX译码显示。
7、128X64点阵液晶显示控制、4行X20字字符型液晶显示控制、VGA显示控制(通过MCU核)等;
8、SRAM62256、EEPROM、单片机总线控制RAM/ROM读写、串行E平方93C46、I2C 24C02读写控制等。
9、独立的标准时钟频率有19个:20MHz至0.5Hz;通过锁相环可获得的时钟频率有10MHz-270MHz;通过DDS函数信号发生器可获得0.1Hz至20MHz之间任何频率,精度0.01Hz。
10、电源有自动保护的+5V,+12V、-12V、、+3.3V、2.5V+、1.2V(此电压作为FPGA核工作电压)
这是拓创公司唯一的一款实验资源全开放型的系统,直观而灵活。主要以连线接插方式(与传统的连线方式有所不同)完成系统设计。FPGA使用CycloneII EP2C8Q208,实验以FPGA为核心,加8051/51核与8088/8086核等;外围单片机只作为FPGA的辅助接口器件。所有实验和示例都以FPGA为核心的EDA设计示例。
在原配置的基础上增加:1)超高速ADC/DAC板从而可象GW48_PK2A一些实验开发;2)ispPAC适配板3、PAC-JTAG2编程器;4、EDA设计软件DSP Builder、PAC-Designer、FIR、NOC等IP核;
(1)EDAM5系统特色与优势:
1、此系统所提供的基于MENTO公司的商业级MCS-51单片机IP核、8088/8086 CPU IP核,以及NOC核等在大规模FPGA硬件平台上完成EDA/SOC系统构建实验;FPGA中的单片机/CPU核与外部接口设备联合自主创新实验等。
2、系统放弃了现代电子设计技术中已淘汰的接口器件实验(如8255、8155、8279、8253等),保留或并增加现代电子系统常用的开发目标,如USB、SPI、PS2接口、不同类型的液晶/VGA显示控制等。
3、系统采用开放式接插线方法。但为了灵活性,且能面向自主设计与现代工程设计,采用了3种接插线方式:1、主板带插孔的传统接插线方式;2;主板带插针的高速线方式;3、排线座与排线方式。
4、配套的单片机IP核系统主要在FPGA中构建。此FPGA由含30万门的CycloneII新型大规模FPGA EP2C8Q208构成,它包含8256个逻辑宏单元、8745个触发器、16万个可编辑RAM/ROM存储单元、2个可随意编辑倍频/分频的嵌入式锁相环、36个9bitX9bit可编辑的硬件乘法器。具体使用和实验方法可参考《EDA技术实用教程》。
(2)EDAM5系统含有的有特色的实验辅助工具或实验目标:
1、DDS函数信号发生器。除部分指标,其余功能可参考以上“二、拓创DDS函数信号发生器”一节。此函数信号发生器可以由实验系统上的实验资源:单片机、FPGA、液晶、键盘、双路DAC等联合构成;既可作为一应用设备、也可成为一个综合实验项目。
2、嵌入式逻辑分析仪。可利用嵌入式逻辑分析仪SignalTapII对实验模块进行实时测试。
3、普通AT89S51加AT89S8253:兼容MCS-51单片机,isp单片机,12KB isp可编程Flash ROM,2KB ispEEPROM,10万次烧写周期;低工作电压;0-24MHz工作时钟;可编程看门狗;增强型SPI串口,9个中断源等。
4、USB-Blaster编程器一个、ByteBlasterMV编程器一个。5功能智能逻辑笔。
(3)EDAM5其它实验模块配置情况:
1、与单片机AT89S8253相关的各类软硬件实验,通信实验、控制实验和测量实验等等。
2、单片机与FPGA联合实验开发类。以普通单片机FPGA为核心,的联合实验开发。有很强的实用性,应用广泛。
3、FPGA中单片机IP核实验开发类。基于FPGA平台的8051/52单片机IP核应用系统构建开发实验、8088/8086 CPU核SOC系统构建软硬件联合实验开发、单片机核与外围各类接口设备实验开发等。
4、直流电机控制、步进电机控制、光电隔离控制、继电器隔离控制、传统或单片机核RS232通信、蜂鸣器控制等。
5、并进/串出、串进/并出单片机控制、ADC/双路DAC控制等、直8脉冲键、4X4阵列键、16电平开关、电位器。
6、七段数码显示、8发光管、6数码管串行静态显示、4数码管动态扫描显示、6数码管BCD/HEX译码显示。
7、128X64点阵液晶显示控制、4行X20字字符型液晶显示控制、VGA显示控制(通过MCU核)等;
8、SRAM62256、EEPROM、单片机总线控制RAM/ROM读写、串行E平方93C46、I2C 24C02读写控制等。
9、独立的标准时钟频率有19个:20MHz至0.5Hz;通过锁相环可获得的时钟频率有10MHz-270MHz;通过DDS函数信号发生器可获得0.1Hz至20MHz之间任何频率,精度0.01Hz。
10、电源有自动保护的+5V,+12V、-12V、、+3.3V、2.5V+、1.2V(此电压作为FPGA核工作电压)
|